Новости SOC от Dacafe (http://www.edatoolscafe.com), Декабрь 2005 года =================================================================== 1 декабря Оптимизация доступа к оперативной памяти посредством комбинирования планирования кода, распределения памяти и связывания массивов при проектировании встроенных систем Доклад с DAC 2005, Jungeun Kim, Taewhan Kim Samsung Electronics Co. Ltd 5 декабря GetAcross - справочная WEB-система от Catalyst Semiconductor по полупроводниковым изделиям 5 декабря Cadence анонсирует технологию Encounter GXL: включающую продукты: SoC Encounter GXL, Encounter RTL Compiler GXL, Encounter Conformal Low Power GXL и ориентированную на разработку по нормам 65 нм и ниже 5 декабря Cadence Encounter RTL Compiler GXL 5 декабря P.A. Semi разработала двухядерный процессор PWRficient для норм 65 нм используя средства синтеза от Cadence 5 декабря Intel выделила 250 миллионов долларов на развитие IT инноваций в Индии 5 декабря Cadence SoC Encounter GXL 5 декабря Altium Designer 6.0 упрощает распределенную разработку 5 декабря Atmel анонсирует три низкопотребляющих AVR микроконтроллера ATtiny24/44/84 с 10-битными АЦП в 14-контактном корпусе 5 декабря CEVA выпускает CEVA-VoP - VoIP (Voice Over IP) платформу для мобильных устройств 5 декабря Zoran Technology выпускает DVD-записыватель на чипе 5 декабря Средства от Celoxica используются для разработки открытых IP-компонент для IPv6 5 декабря Компактизация откликов с иcпользованием архитектуры LFSR статья с DAC 2005, Erik H. Volkerink, Subhasish Mitra 5 декабря Cadence Analyst Dinner Webcast 6 декабря Sun анонсирует UltraSPARC T1 - 8-ядерный микропроцессор с частотой 9.6 Мгц 6 декабря Silicon & Software Systems (S3) присоединяется к программе IP-партнерства ChipEstimate.com 6 декабря IEEE Microwave Theory and Techniques Society присоединился Council on Electronic Design Automation 6 декабря Проектирование надежных устройств, систем и процессоров статья с DAC 2005, William Heidergott 6 декабря AMD и Dogan Online выпускают Minicom PIC - персональный Интернет-коммуникатор 7 декабря STMicroelectronics анонсирует Java-технологию, оптимизированную для дешевых электроных устройств 7 декабря IDT анонсирует первое устройство типа "Network Search Engine", выполненное по технологии 90 нм 7 декабря M-Systems выпускает DOC H3 - встроенное устройство управления флеш-памятью, основанное на архитектуре DiskOnChip 7 декабря Renesas Technology выпустила новые 16-битные МК серии R8C/Tiny - с низким напряжением питания и расширенным температурным диапазоном - 36 новых моделей !!! 7 декабря InfiNet Wireless выбрала программное обеспечение от picoChip 7 декабря Synopsys предлагает USB 2.0 OTG PHY IP, сертифицированную TSMC по технологии 90 нм 7 декабря QuickLogic продает PolarPro - самую низкопотребляющую FPGA 7 декабря Sequence Design вошла в Siliconindia Top 100 7 декабря Synopsys завершила покупку HPL Technologies 8 декабря Atmel продает фабрику в Нанте французской фирме XbyBus 8 декабря EVE выбирает Verific HDL Component в качестве фронт-енд для своей верификационной платформы ZeBu 9 декабря Sequence демонстрирует опыт создания малопотребляющих устройств на India VLSI Design Conference 12 декабря Sigma выпускает медиа-процессоры SMP8630 12 декабря eSilicon сокращает цикл проектирования внедрением системы отладки Novas Verdi 12 декабря Altium усиливает присутствие в США в ответ на пожелания пользователей 12 декабря Mobilic выпускает новые семейства мультимедиа - процессоров на чипе : MP830 и MP730 12 декабря IEEE ратифицирует стандарт SystemC 2.1 как IEEE 1666, "Standard SystemC Language Reference Manual" 12 декабря Teradyne и Cadence разрабатывают средства тестирования и диагностики для нанометровых устройств 13 декабря Ramtron выпускает VMX51C1xxx - МК семейства 8051 для рынка сбора данных 13 декабря Hitachi и Renesas разработали малопотребляющие ячейки памяти для внутрикристальной памяти микроконтроллеров 13 декабря Atmel выпускает МК AVR CAN для промышленных приложений 13 декабря Inphi выпускает устройство с помощью Cadence Encounter 13 декабря NVIDIA покупает ULi Electronics (Тайвань) 14 декабря Texas Instruments анонсирует доступность IP-компоненты Denali Databahn DDR Controller пользователям TI ASIC 14 декабря IBM делает новый шаг в продвижении архитектуры Power для образовательных и исследовательских целей 14 декабря Низкое потребление энергии критично для беспроводных устройств 15 декабря Rambus лицензирует Register Description Language (RDL) и Blueprint у Denali 15 декабря STMicroelectronics анонсирует STNoC - инновационную технологию сети на кристалле, основанную на запатентованной технологии межсоединений Spidergon 15 декабря Sun Microsystems и Synopsys сотрудничают в целях сертификации VCS для ОС Solaris 10 на x64-платформах 15 декабря Spreadtrum Communications лицензировала у Arasan IP-компоненты CE-ATA Host и USB 2.0 OTG 15 декабря Fairchild Semiconductor укрепляет позиции в Китае 19 декабря Elpida Memory выпускает 2 Гбит DDR2 SDRAM по технологии 80 нм 19 декабря MagnaChip анонсирует 3.2 MegaPixel Camera Phone Sensor 19 декабря Cadence внедряет Specman Elite и Specman Simulator в Incisive 19 декабря NEC Electronics внедряет технологию Synopsys PSM в разработки с нормами 65 нм и ниже 19 декабря Micronas реализовала звуковой процессор 19 декабря IBM внедряет технологию шифрования Calibre от Mentor Graphics 19 декабря Wipro покупает австрийскую фирму NewLogic, которая занималась проектированием SoC 19 декабря AMCC ускоряет верификацию используя Synopsys VCS, SystemVerilog и e 19 декабря VaST и StarCore обеспечивают раннюю разработку программного обеспечения используя технологию Virtual 1st Silicon 19 декабря Real Intent продвигает формальную верификацию, выпуская Verix 5.0 20 декабря Intersymbol использует Cadence Encounter 20 декабря IPextreme открывает центр проектирования в Токио 23 декабря ProDesign назначает Eastwell Technologies дистрибьтором в Китае своего продукта CHIPit для высокоскоростного прототипирования ASIC 23 декабря QuickLogic заключила многолетнее лицензионное соглашение с Mentor Graphics на использование Precision Synthesis 29 декабря Synplicity лидирует на рынке синтеза для FPGA 5-ый год подряд по оценкам Gartner 29 декабря MagnaChip продает GreenChips свое подразделение Application Processor 1 декабря Оптимизация доступа к оперативной памяти посредством комбинирования планирования кода, распределения памяти и связывания массивов при проектировании встроенных систем Доклад с DAC 2005, Jungeun Kim, Taewhan Kim Samsung Electronics Co. Ltd Во многих встроенных системах, в особенности в системах с интенсивными вычислениями (интенсивной обработкой данных), задержка при обращении к оперативной памяти (ОП) - один главнейших факторов, влияющих на производительность системы. Известно, что существует множество вариантов задержек в зависимости от конфигурации памяти и размещения массивов в памяти. Кроме того, активно развивается технология встроенной DRAM, которая обеспечивает эффективные режимы доступа к ОП. В данной статье мы предлагаем эффективное решение проблемы распределения памяти и отображения в нее масивов и кода с целью минимзации суммарного времени доступа к ОП. Мы назвали наш подход MACCESS-opt и он решает одновременно три проблемы: - определение памятей - отображение массивов в памяти - планирование операций с памятью. Таким образом максимизируется использование возможностей режимов доступа к DRAM и удовлетворяются ограничения на размер памяти встроенной системы. В статье приводятся экспериментальные данные на множестве тестов, которые иллюстрируют эффективность предлагаемого интегрального подхода. MACCESS-opt сокращает задержки обращения к памяти на 18%: на 12% за счет отображения массивов в память и на 6% за счет планирования обращений к ОП. www2.dac.com/data2/42nd/42acceptedpapers.nsf/ 0c4c09c6ffa905c487256b7b007afb72/936cbc431cecde0487256fc400709642/ $FILE/8_3.PDF 5 декабря GetAcross - справочная WEB-система от Catalyst Semiconductor по полупроводниковым изделиям GetAcross доступна с сайта www.catalyst-semiconductor.com 5 декабря Cadence анонсирует технологию Encounter GXL: включающую продукты: SoC Encounter GXL, Encounter RTL Compiler GXL, Encounter Conformal Low Power GXL и ориентированную на разработку по нормам 65 нм и ниже www.cadence.com 5 декабря Cadence Encounter RTL Compiler GXL Разработан чтобы одновременно оптимизировать временные задержки, площадь и потребляемую энергию проектируемого чипа, в то же время существенно сокращая время синтеза. www.cadence.com 5 декабря P.A. Semi разработала двухядерный процессор PWRficient для норм 65 нм используя средства синтеза от Cadence PWRficient работает на частоте 2 ГГц и потребляет от 5 до 13 ватт, выполнен на основе архитектуры IBM Power www.cadence.com 5 декабря Intel выделила 250 миллионов долларов на развитие IT инноваций в Индии Впервые Intel инвестировала в Индию в 1998 году и с тех пор средства выделялись 40 индийским компаниям из семи городов. Всего Intel профинансировала более 1000 компаний в 30 странах. www.intel.com/capital www.intel.com/pressroom 5 декабря Cadence SoC Encounter GXL Ориентирован на разработчиков SoC. www.cadence.com 5 декабря Altium Designer 6.0 упрощает распределенную разработку - Информационная система о компонентах, построенная на принципах базы данных, из которой разработчки может взять и включить в свой проект компоненту, содержит внутренний номер, цену и информацию для проектирования. По проекту может автоматически генерироваться BOM (Bill of Materials). - Улучшена поддержка контроля версий документов - Упрощена миграция проектов - Гибкая система лицензий (в том числе на ограниченный период времени) www.altium.com 5 декабря Atmel анонсирует три низкопотребляющих AVR микроконтроллера ATtiny24/44/84 с 10-битными АЦП в 14-контактном корпусе ATtiny24 имеет 2 Кбайта само-программируемой флеш-памяти, 44 и 84 4 и 8 Кбайт соответственно. Все МК обеспечивают производительность 20 MIPS, при работе на частоте 20 МГц. В целях сокращения потребляемой энергии прикладное программное обеспечение (ППО) может уменьшать системную тактовую частоту, увеличивая вновь при необходимости. Кроме того, ППО может в целях дальнейшего сокращения потребляемой энергии отключать таймры, USI, АЦП на те периоды, когда эти устройства не используются. Как следствие, потребляемый ток может быть сокращен до уровня 100 nA. МК ATtiny имеет два таймера и 12 10-битных АЦП. Цена - $0.70, $0.85 и $1.10 для ATtiny24, ATtiny44 и ATtiny84 соответственно в партиях по 10К штук. www.atmel.com/dyn/products/devices.asp?family_id=607#791 5 декабря CEVA выпускает CEVA-VoP - VoIP (Voice Over IP) платформу для мобильных устройств CEVA-VoP - это пакет, включающий IP-компоненту аппаратного обеспечения, программное обеспечение и средства разработки, обеспечивая функциональность SoC. CEVA-VoP построен на основе 200 Мгц DSP-процессора CEVA-TeakLite-II и интегрированной подсистемы XpertTeakLite-II, включающей кеш-память, периферийные устройства и системные интерфейсы. CEVA поставляет также программные решения критических функций таких как: кодирование голоса, подавление эха и интерфейсы с телефонией. CEVA-VoP доступен в двух программируемых конфигурациях: "автономной версии", когда DSP выполняет и функции обработки голоса и функции сетевой поддержки, исключая потребность в дополнительном процессоре; и "со-процесорной версии", когда он работает в паре в внешним процессором. www.ceva-dsp.com/vop 5 декабря Zoran Technology выпускает DVD-записыватель на чипе Рынок таких устройств оценивается в 23 миллиона штук в 2006 году и более 62 миллионов в 2009 году. www.zoran.com 5 декабря Средства от Celoxica используются для разработки открытых IP-компонент для IPv6 CESNET (Czech Republic) делает это. Сегодня IPv4 поддерживает только 4 миллиарда адресов, чего станет явно недостаточно в скором будущем. CESNET разрабатывает 'COMBO' - семейство сетевых акселераторов для IPv6 на базе встроенных процессоров от TI и FPGA Spartan 3, Virtex II, Virtex II Pro и Virtex 4FX от Xilinx. CESNET была основана Академией Наук Чешской Республики. В настоящее время разрабатывается CESNET2 - национальная гигабитная оптическая сеть для исследовательских и образовательных целей. CESNET участвует в Европейском проекте GN2 и других международных проектах. www.ces.net www.celoxica.com 5 декабря Компактизация откликов с иcпользованием архитектуры LFSR статья с DAC 2005, Erik H. Volkerink, Subhasish Mitra Представляется новый метод сжатия откликов на тесты. Метод применен авторами к четырем промышленным проектам - с 26-60 кратным сокращением размеров тестовых откликов без потери качества тестирования. www2.dac.com/data2/42nd/42acceptedpapers.nsf/ 0c4c09c6ffa905c487256b7b007afb72/0b177ef83ebf9fc687256fc400712f36/ $FILE/9_1.PDF 5 декабря Cadence Analyst Dinner Webcast www.cadence.com/company/investor_relations 6 декабря Sun анонсирует UltraSPARC T1 - 8-ядерный микропроцессор с частотой 9.6 Мгц Sun намерена сделать его открытым вместе с отрытой ОС для него. "OpenSPARC Project" - Sun опубликует спецификации UltraSPARC T1, а также его Verilog-описание, комплект средств симуляции и верификации, спецификацию системы команд (UltraSPARC Architecture 2005) и портирование на него ОС Solaris. Sun предлаагет 90-дневную программу "Попробуй прежде чем купить" www.sun.com/emrkt/trycoolthreads Sun выпустила новую метрику SWaP (Space, Wattage and Performance) для комплексной оценки эффективности серверов по принципу performance / (space x power) Sun объявила конкурс разработчиков программного обеспечения с главным призом в $50,000 https://coolthreads.dev.java.net 6 декабря Silicon & Software Systems (S3) присоединяется к программе IP-партнерства ChipEstimate.com InCyte на сегодня стандарт "де-факто" для оценки ASIC по размеру, потреблению энергии, току утечки, выпуску годных и цене на ранних стадиях процесса проектирования с целью существенного сокращения стоимости проекта. ChipEstimate.com - это сайт, разработанный и поддерживаемый фирмой Giga Scale IC, который позволяет разработчикам взять с него бесплатную версию продукта InCyte. Теперь IP-компоненты, разработанные S3, будут также доступны для оценки с сайта ChipEstimate.com. Giga Scale IC была основана в 2003 году, занимается разработкой и коммерческим распространением InCyte. www.s3group.com/system_ic/mixed_signal_ip 6 декабря IEEE Microwave Theory and Techniques Society присоединился Council on Electronic Design Automation CEDA - это объединение пяти других IEEE society: - Antennas and Propagation Society, - Circuits and Systems Society - Computer Society - Electron Devices Society - Solid State Circuits Society. Цель CEDA - междисциплинарные исследования. www.ieee-ceda.org 6 декабря Проектирование надежных устройств, систем и процессоров статья с DAC 2005, William Heidergott www2.dac.com/data2/42nd/42acceptedpapers.nsf/ 0c4c09c6ffa905c487256b7b007afb72/387f5a0c4742413a87256fc60053d753/ $FILE/2_2.PDF 6 декабря AMD и Dogan Online выпускают Minicom PIC - персональный Интернет-коммуникатор PIC, анонсированный в 2004 году - это часть программы AMD с названием 50x15, означающим что 50% населения планеты должны быть подключено к Интернет к 2015 году. Среди партнеров AMD по этой программе такие фирмы как: Microsoft, Samsung, Seagate и Macromedia. www.cominicom.com www.dol.com.tr www.amd.com 7 декабря STMicroelectronics анонсирует Java-технологию, оптимизированную для дешевых электроных устройств ST20 J-Engine - это оптимизированная JVM (Java Virtual Machine) для процессора ST20. На сегодня STMicroelectronics продала более 200 миллионов SoC устройств на базе этого процессора. www.st.com 7 декабря IDT анонсирует первое устройство типа "Network Search Engine", выполненное по технологии 90 нм Основное предназначение этого устройства - достигнуть нового уровня произодительности, цены и потребления энергии при обработке пакетов в свичах и маршрутизаторах. Новое устройство работает на частоте до 250 Мгц, имеет встроенный интерфейс LA-1. 7 декабря M-Systems выпускает DOC H3 - встроенное устройство управления флеш-памятью, основанное на архитектуре DiskOnChip www.m-systems.com 7 декабря Renesas Technology выпустила новые 16-битные МК серии R8C/Tiny - с низким напряжением питания и расширенным температурным диапазоном - 36 новых моделей !!! Цена - от $1.5 до $3.5 www.renesas.com 7 декабря InfiNet Wireless выбрала программное обеспечение от picoChip InfiNet Wireless базируется в России, занимается внедрением беспроводных сетей в России с 1995 года, оборудовалал уже более 300 коммерческих и корпоративных сетей по всему миру, 65% - в России и Восточной Европе. InfiNet Wireless, как и picoChip, получала финансирование от Intel Capital. Сейчас InfiNet разворачивает в Шанхае сеть "5.8GHz video-over-IP", а также сети для Сбербанка России и Bank of China. www.picochip.com 7 декабря Synopsys предлагает USB 2.0 OTG PHY IP, сертифицированную TSMC по технологии 90 нм www.synopsys.com/designware www.tsmc.com 7 декабря QuickLogic продает PolarPro - самую низкопотребляющую FPGA Ток потребления менее 10 мА в рабочем режиме. Цена - от $2.95 в больших партиях. www.quicklogic.com 7 декабря Sequence Design вошла в Siliconindia Top 100 www.siliconindia.com/magazine/SI100_2005.pdf www.sequencedesign.com. 7 декабря Synopsys завершила покупку HPL Technologies HPL Technologies занималась разработкой программных средств тестирования чипов. www.synopsys.com 8 декабря Atmel продает фабрику в Нанте французской фирме XbyBus www.atmel.com 8 декабря EVE выбирает Verific HDL Component в качестве фронт-енд для своей верификационной платформы ZeBu EVE (Emulation and Verification Engineering) интегрировала на уровне исходного текста разработанные фирмой Verific парсеры, анализаторы и оценщики для Verilog, SystemVerilog и VHDL. Компилятор от EVE анализирует исходный текст описания проекта и разделяет его на части для параллельного синтеза, значительно сокращая время перехода к эмуляции. Verific Design Automation была основана в 1999 году ветераном EDA Rob Dekker. Он разрабатывает и продает исходные тексты на С++ для фронт-енд-ов языков SystemVerilog, Verilog и VHDL. www.verific.com 9 декабря Sequence демонстрирует опыт создания малопотребляющих устройств на India VLSI Design Conference www.vlsiconference.com www.sequencedesign.com 12 декабря Sigma выпускает медиа-процессоры SMP8630 SMP8630 включает 300 MIPS ЦП, контроллер памяти, Ethernet 10/100- контроллер, USB 2.0 контроллер, специальный криптопроцессор. 12 декабря eSilicon сокращает цикл проектирования внедрением системы отладки Novas Verdi eSilicon обычно получает спецификации проекта (на уровне RTL или вентильном уровне) и затем выполняет разработку в стиле DFT (Design for Test), размещение и трассировку, а также производство. www.esilicon.com www.novas.com 12 декабря Altium усиливает присутствие в США в ответ на пожелания пользователей www.altium.com 12 декабря Mobilic выпускает новые семейства мультимедиа - процессоров на чипе : MP830 и MP730 В основе медиапроцессоров - 200 Мгц ЦП ARM926, а также аппаратные видеокодек, MP3 декодер, 2D графический акселератор и интерфейсы LCD, TV, Ethernet и USB. Цена - менее $10 в партиях по 10К. www.mobilic.com 12 декабря IEEE ратифицирует стандарт SystemC 2.1 как IEEE 1666, "Standard SystemC Language Reference Manual" IEEE Standards Association утвердила уже более 870 стандартов и ведет разработку более 400 стандартов. standards.ieee.org www.ieee.org 12 декабря Teradyne и Cadence разрабатывают средства тестирования и диагностики для нанометровых устройств www.teradyne.com/flex/ 13 декабря Ramtron выпускает VMX51C1xxx - МК семейства 8051 для рынка сбора данных Цена - от $.80 до $5 в партиях по 10K. www.ramtron.com 13 декабря Hitachi и Renesas разработали малопотребляющие ячейки памяти для внутрикристальной памяти микроконтроллеров Напряжение питания - 1.5В, ток потребления - 100 мкА. www.hitachi.com www.renesas.com 13 декабря Atmel выпускает МК AVR CAN для промышленных приложений Цена $4.5 - $5 в партиях по 10К. www.atmel.com/dyn/products/product_card.asp?PN=AT90CAN32 www.atmel.com/dyn/products/product_card.asp?PN=AT90CAN64 www.atmel.com/products/CAN/ 13 декабря Inphi выпускает устройство с помощью Cadence Encounter www.cadence.com 13 декабря NVIDIA покупает ULi Electronics (Тайвань) www.uli.com.tw www.nvidia.com 14 декабря Texas Instruments анонсирует доступность IP-компоненты Denali Databahn DDR Controller пользователям TI ASIC www.ti.com 14 декабря IBM делает новый шаг в продвижении архитектуры Power для образовательных и исследовательских целей На сайте www.power.org предполагается выложить бесплатно спецификации PowerPC 405. Этот шаг - ответ на требования ведуших преподавателей компьютерных наук и участников исследовательских проектов, таких как Research Accelerator for Multiple Processors (RAMP). RAMP выполняют University of California Berkeley, Stanford University, Massachusetts Institute of Technology (MIT), Carnegie Mellon University (CMU), University of Texas-Austin и University of Washington. www.ibm.com/chips www.power.org 14 декабря Низкое потребление энергии критично для беспроводных устройств www.frost.com www.technicalinsights.frost.com 15 декабря Rambus лицензирует Register Description Language (RDL) и Blueprint у Denali www.rambus.com/products 15 декабря STMicroelectronics анонсирует STNoC - инновационную технологию сети на кристалле, основанную на запатентованной технологии межсоединений Spidergon Традиционная архитектура на базе внутрикристальных шин становится "узким местом" по двум причинам: - ее приходится все время развивать для новых IP-компонент - значительный рост количества соединяемых IP-компонент Эксперты видят решение проблемы в создании NoC (Network on a Chip), которые заменят шины на распространение информации на основе пакетов. ST ищет решение проблемы в области оптических межсоединений на кристалле. В топологии Spidergon все IP-компоненты организуются в кольцо. Кроме того, каждый IP-блок соединяется с диагональным по отношению к нему IP-блоком - для минимизации количества блоков, которые требуется пройти пакету. STNoC - это гибкая и масштабируемая основанная на пакетах микро-сеть. www.st.com 15 декабря Sun Microsystems и Synopsys сотрудничают в целях сертификации VCS для ОС Solaris 10 на x64-платформах www.synopsys.com www.sun.com 15 декабря Spreadtrum Communications лицензировала у Arasan IP-компоненты CE-ATA Host и USB 2.0 OTG Arasan Licenses CE-ATA Host and USB 2.0 OTG IP Cores to www.spreadtrum.com 15 декабря Fairchild Semiconductor укрепляет позиции в Китае - открывая новый центр проектирования в Qingdao. На сегодня Fairchild Semiconductor уже имеет центры проектирования в Германии, Корее, Тайване, Китае, США. В 2006 году планиурется открыть центры проектирования в Бразилии и Японии. www.fairchildsemi.com 19 декабря Elpida Memory выпускает 2 Гбит DDR2 SDRAM по технологии 80 нм www.elpida.com/en/news/2005/06-23a.html 19 декабря MagnaChip анонсирует 3.2 MegaPixel Camera Phone Sensor MC532MA обеспечивает 12 кадров в секунду при полном разрешении или 30 кадров в секунду при SVGA разрешении. www.magnachip.com 19 декабря Cadence внедряет Specman Elite и Specman Simulator в Incisive www.cadence.com 19 декабря NEC Electronics внедряет технологию Synopsys PSM в разработки с нормами 65 нм и ниже www.synopsys.com 19 декабря Micronas реализовала звуковой процессор www.micronas.com 19 декабря IBM внедряет технологию шифрования Calibre от Mentor Graphics Это шифрование используется при передаче проектов (90нм, 65нм, и 45nm) изготовителям - для защиты интеллектуальной собственности. www.mentor.com 19 декабря Wipro покупает австрийскую фирму NewLogic, которая занималась проектированием SoC www.wiprocorporate.com 19 декабря AMCC ускоряет верификацию используя Synopsys VCS, SystemVerilog и e www.amcc.com www.synopsys.com 19 декабря VaST и StarCore обеспечивают раннюю разработку программного обеспечения используя технологию Virtual 1st Silicon Virtual 1st Silicon - это высокоскоростная поцикловая программная модель системы на кристалле, которая обеспечивает полноценную разработку программного обеспечения до появления реального чипа. Результаты использования Virtual 1st Silicon: - сокращение времени выхода на рынок на год - нахождение ошибок, сокращающих вероятность повторного изготовления чипа - своевременное влияние программного обеспечения на аппаратные решения. www.starcore-dsp.com www.vastsystems.com 19 декабря Real Intent продвигает формальную верификацию, выпуская Verix 5.0 Verix 5.0 верифицирует в 10 раз быстрее и проекты, емкостью в 10 раз больше. www.realintent.com 20 декабря Intersymbol использует Cadence Encounter www.cadence.com 20 декабря IPextreme открывает центр проектирования в Токио www.ip-extreme.com 23 декабря ProDesign назначает Eastwell Technologies дистрибьтором в Китае своего продукта CHIPit для высокоскоростного прототипирования ASIC www.uchipit.com www.eastwell.com.cn 23 декабря QuickLogic заключила многолетнее лицензионное соглашение с Mentor Graphics на использование Precision Synthesis www.mentor.com/products/fpga_pld/synthesis/ www.quicklogic.com 29 декабря Synplicity лидирует на рынке синтеза для FPGA 5-ый год подряд по оценкам Gartner В 2004 году Synplicity лицензировала 67% на рынке синтеза для FPGA (58% в 2003 году, 45% в 2000 году). www.synplicity.com 29 декабря MagnaChip продает GreenChips свое подразделение Application Processor www.magnachip.com www.greenchips.co.kr